虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

RS<b>译码</b>器

  • 基于DVD应用的RS编译码器的研究

    纠错码技术是一种通过增加一定冗余信息来提高信息传输可靠性的有效方法。RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误,在深空通信、移动通信、磁盘阵列、光存储及数字视频广播(DVB)等系统中具有广泛的应用。 DVD是一种高容量的存储媒质。DVD技术的应用很广泛,在数字技术中占有重要地位。DVD系统中采用里德-所罗门乘积码(RS-PC:Reed-Solomon ProductCode)进行纠错,RS码译码器在伺服芯片中具有重要作用。 FPGA在开发阶段具有安全、方便、可随时修改设计等不可替代的优点,在电子系统中采用FPGA可以极大的提升硬件系统设计的灵活性,可靠性,同时提高硬件开发的速度和降低系统的成本。FPGA的固有优点使其得到越来越广泛的应用,FPGA设计技术也被越来越多的设计人员所掌握。 本文首先介绍了编码理论和常用的RS编译码算法,提出RS编码器实现方案,详细分析了译码器的ME算法和改进BM算法的实现,针对ME算法提出了一种流水线结构的纠删纠错RS译码器实现方案,在译码器复杂度和延时上作了折衷,降低了译码器的复杂度并提高了最高工作频率,利用有限域乘法器的特性对编译码电路进行优化。这些技术的采用大大的提高了RS编译码器的效率,节省了RS编译码器占用的资源。在Xilinx公司的Virtex-II系列FPGA上设计并成功实现了RS(208,192)编译码器。

    标签: DVD RS编译码

    上传时间: 2013-07-20

    上传用户:xinshou123456

  • 基于FPGA自适应高速RS编译码器的IP核设计

    基于FPGA自适应高速RS编译码器的IP核设计

    标签: FPGA 高速RS编译码器 IP核

    上传时间: 2016-05-10

    上传用户:asdkin

  • rs的译码器

    rs的译码器,rs译码是一个比较复杂的过程

    标签: 译码器

    上传时间: 2014-01-17

    上传用户:1583060504

  • 该程序是RS编译码器的MATLAB仿真程序

    该程序是RS编译码器的MATLAB仿真程序,里面有对程序的详细说明和解释。包括编码算法和译法算法的原理,流程以及代码实现。对掌握RS码有非常好的学习价值。

    标签: MATLAB 程序 RS编译码 仿真程序

    上传时间: 2013-12-31

    上传用户:爺的气质

  • RS编译码器的DSP实现

    RS编译码器的DSP实现,首先用MATLAB仿真,最后在DSP上实现

    标签: DSP RS编译码

    上传时间: 2017-02-10

    上传用户:D&L37

  • 基于FPGA的RS编译码器实现 我是新手 刚学的写的很简单的代码

    基于FPGA的RS编译码器实现 我是新手 刚学的写的很简单的代码

    标签: FPGA RS编译码 代码

    上传时间: 2014-12-03

    上传用户:003030

  • RS码译码器C语言工程

    RS码译码器C语言工程,为[255,191]码率的译码结构,具有通用性

    标签: RS码 C语言 译码器 工程

    上传时间: 2014-06-19

    上传用户:hj_18

  • 该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式

    该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式,一次做16个转换,转换通道分别是0~15。转换完成后,在A/D中断服务子程序中将转换结果读出。该程序做一次A/D采样。

    标签: 采样 程序 定时器 定时

    上传时间: 2017-09-25

    上传用户:标点符号

  • 基于ARM-FPGA的IRIG-B码产生器的研制

    基于ARM-FPGA的IRIG-B码产生器的研制这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: arm fpga

    上传时间: 2021-12-30

    上传用户:

  • RS编译码的FPGA实现

    RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。 本文主要研究RS码的编译码方法以及基于FPGA(Field Programmable Gate Array)的RS码的实现方法。对所设计的编码译码器的主要性能指标进行了仿真及实际功能测试,并给出了时序仿真波形图和实际测试的结果。最后对于RS软判决译码器的实现进行试探性的研究。 本文的主要工作有:1)采用现场可编程门阵列(FPGA)实现了 RS 码的编码和译码;2)采用更高效的RiBM算法,不仅减少了逻辑单元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL 语言实现RS编码译码,包括伽罗华(Galoias)域内的乘法除法器的设计,伴随式求解电路,关键方程求解电路等;4)对于钱搜索电路的实现进行了改进;5)硬件上用ALrERA公司Cyclone系列的。EP1C20F324C8芯片加以实现。

    标签: FPGA RS编译码

    上传时间: 2013-04-24

    上传用户:qoovoop